Percobaan 1 Kondisi 7



1. Kondisi[Kembali]

Percobaan 1 Kondisi 7:

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care dengan led diganti logicprobe.

2. Gambar Rangkaian Simulasi[Kembali]







3. Vidio Simulasi[Kembali]








4. Prinsip Kerja Rangkaian[Kembali]

Prinsip Kerja:

Rangkaian yang ditampilkan pada gambar merupakan rangkaian flip-flop yang terdiri dari dua jenis, yaitu flip-flop D (IC 7474) dan flip-flop JK (IC 74LS112). Flip-flop adalah komponen dasar dalam sistem digital yang berfungsi untuk menyimpan satu bit data dan akan merespon terhadap sinyal clock. Pada flip-flop D (U2:A), data yang diberikan pada input D akan disimpan dan ditransfer ke output Q ketika terjadi perubahan rising edge pada sinyal clock, selama input set (S) dan reset (R) tidak aktif. Flip-flop ini sangat sederhana karena hanya memiliki satu input data dan cocok digunakan sebagai register penyimpanan. Sementara itu, flip-flop JK (U1:A) bekerja berdasarkan kombinasi dua input, yaitu J dan K. Jika J dan K bernilai 0, output tidak berubah (hold); jika J=1 dan K=0, maka output akan di-set ke 1; jika J=0 dan K=1, output akan di-reset ke 0; dan jika J=1 dan K=1, maka output akan toggle (berubah ke kondisi kebalikannya). Penggunaan tombol (SW) dalam rangkaian ini berfungsi sebagai saklar input untuk memberikan logika 1 atau 0 ke input flip-flop, sedangkan outputnya dapat dilihat dari LED atau indikator yang menunjukkan kondisi Q dan Q̅. Rangkaian ini berguna untuk memahami dasar penyimpanan data dalam sistem digital, serta menunjukkan bagaimana sinyal clock dan kombinasi input mempengaruhi perubahan output dalam flip-flop.

5. Link Download[Kembali]









 

 

 

 

Komentar

Postingan populer dari blog ini